特許
J-GLOBAL ID:201103037492016424

ディジタル雑音信号発生回路

発明者:
出願人/特許権者:
代理人 (1件): 高田 守
公報種別:特許公告
出願番号(国際出願番号):特願平1-200505
公開番号(公開出願番号):特開平3-064116
出願日: 1989年08月01日
公開日(公表日): 1991年03月19日
請求項(抜粋):
【請求項1】発生雑音の周波数スペクトラムを均一化するためのPCM符号語の極性ビット情報を発生する疑似ランダムビットシーケンス発生回路と、発生雑音の振幅を予め定められた特性に制御する振幅制御回路と、前記疑似ランダムビットシーケンス発生回路の出力を前記PCM符号語の極性ビット情報として、また前記振幅制御回路の出力を前記PCM符号語の振幅情報として入力し、これらの情報によって構成され、振幅が一定に制御され極性が前記疑似ランダムビットシーケンスに従って変化するPCM符号化された疑似ランダム雑音シリアル信号列を発生するPCM符号語発生用シフトレジスタとを備えたことを特徴とするディジタル雑音信号発生回路。
IPC (3件):
H03K 3/84 Z ,  H04B 14/04 Z ,  H04J 3/17 Z

前のページに戻る