特許
J-GLOBAL ID:201103038099037343

ΣΔAD変換器

発明者:
出願人/特許権者:
公報種別:特許公報
出願番号(国際出願番号):特願平11-039618
公開番号(公開出願番号):特開2000-244323
特許番号:特許第3475837号
出願日: 1999年02月18日
公開日(公表日): 2000年09月08日
請求項(抜粋):
【請求項1】入力端子と加算器と積分器を直列に接続し、前記積分器の出力と予め定められた既定値を比較しこの比較結果を1ビットのデジタル値として出力するコンパレータと、前記コンパレータの出力をトリガ信号に同期して保持するフリップフロップを用いて、前記フリップフロップの出力信号を出力端子に接続すると共に、その出力信号をD/A変換器を介して前記加算器に帰還して入力信号に対応するパルス密度信号を出力するΣΔAD変換器において、前記フリップフロップのトリガ信号の発生を予め設定された期間、制限することによって前記パルス密度信号の変化する頻度を抑制するトリガコントロール回路を備えたことを特徴とするΣΔAD変換器。
IPC (1件):
H03M 3/02
FI (1件):
H03M 3/02
引用特許:
出願人引用 (3件)
  • 特開平2-095021
  • ΔΣ型A/D変換器
    公報種別:公開公報   出願番号:特願平5-136700   出願人:日本電信電話株式会社
  • アナログ-デジタル・コンバータ
    公報種別:公開公報   出願番号:特願平8-021210   出願人:レクロイコーポレイション
審査官引用 (3件)
  • 特開平2-095021
  • ΔΣ型A/D変換器
    公報種別:公開公報   出願番号:特願平5-136700   出願人:日本電信電話株式会社
  • アナログ-デジタル・コンバータ
    公報種別:公開公報   出願番号:特願平8-021210   出願人:レクロイコーポレイション

前のページに戻る