特許
J-GLOBAL ID:201103039275605465

プロセッサ装置

発明者:
出願人/特許権者:
代理人 (3件): 中島 司朗 ,  松村 修治 ,  小林 国人
公報種別:特許公報
出願番号(国際出願番号):特願平11-177932
公開番号(公開出願番号):特開2001-005663
特許番号:特許第3977961号
出願日: 1999年06月24日
公開日(公表日): 2001年01月12日
請求項(抜粋):
【請求項1】 複数のメモリ内に配置された複数の領域にアクセスするプロセッサ装置であって、 アクセス用メモリアドレスのうち、Mビットを解読し、どの領域がアクセスされるかを判断する判断手段と、 前記アクセス用メモリアドレスのうち、Nビット(ここでNはMより小さい数)を解読し、どの領域がアクセスされるかを推定し、前記判断手段が判断結果を生成するより速く当該推定結果を生成する推定手段と、 前記推定結果に基づいてアクセスを開始するアクセス手段と、 前記判断結果と前記推定結果との不一致を検知する検知手段と、 前記検知手段が前記不一致を検知したときに、開始されている前記アクセスを停止し、前記判断結果に基づいて別のアクセスを実行するよう前記アクセス手段を制御する制御手段とを含むプロセッサ装置。
IPC (1件):
G06F 9/34 ( 200 6.01)
FI (1件):
G06F 9/34 350 B
引用特許:
審査官引用 (5件)
  • メモリ先行ロード装置
    公報種別:公開公報   出願番号:特願平9-202426   出願人:日本電気株式会社
  • 特開平2-183331
  • 特開昭61-097758
全件表示

前のページに戻る