特許
J-GLOBAL ID:201103040907502770

演算装置および中央処理装置

発明者:
出願人/特許権者:
代理人 (7件): 深見 久郎 ,  森田 俊雄 ,  仲村 義平 ,  堀井 豊 ,  酒井 將行 ,  荒川 伸夫 ,  佐々木 眞人
公報種別:公開公報
出願番号(国際出願番号):特願2010-105648
公開番号(公開出願番号):特開2011-234312
出願日: 2010年04月30日
公開日(公表日): 2011年11月17日
要約:
【課題】電力解析攻撃への耐性を高めることが可能な演算装置を提供する。【解決手段】演算装置3は、レジスタ群2と、ALU1とを備える。レジスタ群2およびALU1の各々は、切替制御信号101と、時間的に変化するとともにレジスタ群2に格納されたソースデータとは無関係な切替データ信号102とを受ける。レジスタ群2は、切替制御信号101が非活性化されたことに応答して選択された1または複数のソースデータをALU1に出力し、切替制御信号が活性化されたことに応答して切替データ信号102に基づく1または複数のデータをALU1に出力する。ALU1は、切替制御信号が非活性化されたことに応答して上記の1または複数のソースデータに対して算術演算または論理演算を行なった演算結果を出力し、切替制御信号が活性化されたことに応答して切替データ信号102に基づくデータを出力する。【選択図】図1
請求項(抜粋):
記憶部と、 前記記憶部から受けた1または複数のソースデータを用いて算術演算または論理演算を行なう演算部とを備え、 前記記憶部および前記演算部の各々は、活性状態または非活性状態になる切替制御信号と、時間的に変化するとともに前記1または複数のソースデータとは無関係なデータ信号とを受け、 前記記憶部は、前記切替制御信号が非活性化されたことに応答して前記1または複数のソースデータを前記演算部に出力し、前記切替制御信号が活性化されたことに応答して前記無関係なデータ信号に基づく1または複数のデータを前記演算部に出力し、 前記演算部は、前記切替制御信号が非活性化されたことに応答して前記1または複数のソースデータに対して算術演算または論理演算を行なった演算結果を出力し、前記切替制御信号が活性化されたことに応答して前記無関係なデータ信号に基づくデータを出力する、演算装置。
IPC (2件):
H04L 9/10 ,  G06F 21/06
FI (2件):
H04L9/00 621Z ,  G06F12/14 560E
Fターム (7件):
5B017AA08 ,  5B017BA07 ,  5B017BB03 ,  5J104AA41 ,  5J104AA47 ,  5J104NA39 ,  5J104NA42

前のページに戻る