特許
J-GLOBAL ID:201103041068645893

制御用DSP演算処理装置

発明者:
出願人/特許権者:
代理人 (1件): 浜田 治雄
公報種別:特許公報
出願番号(国際出願番号):特願平1-033750
公開番号(公開出願番号):特開平2-213947
特許番号:特許第2510278号
出願日: 1989年02月15日
公開日(公表日): 1990年08月27日
請求項(抜粋):
【請求項1】2つのディジタル信号処理用プロセッサ(DSP)とこれらの各DSP用に2つのプログラム/データRAMとを備え、それぞれのプログラム/データRAMにはデータバスバッファを介してホストCPUのみがアクセスでき、2つのDSPを交互に逆の処理サイクルで動作させると共にデータ受信割込み処理と演算割込み処理の各割込みタイミングは入力データ切換えおよび割込み信号切換えを基準として外部プログラマブルタイマにより動作させ、ホストCPUのデータ転送割込み処理が各DSPから割込みコントローラへのデータ転送リクエスト信号により起動することによって前記データ受信割込み処理、前記演算割込み処理およびDSPホールド処理との競合が生じないよう構成したことを特徴とする制御用DSP演算処理装置。
IPC (3件):
G06F 9/46 360 ,  G06F 15/16 370 ,  G06F 15/163
FI (3件):
G06F 9/46 360 A 7737-5B ,  G06F 15/16 370 Z ,  G06F 15/16 310 P

前のページに戻る