特許
J-GLOBAL ID:201103043115978599
デジタル制御の周波数増倍発振器を備えた位相同期ループ
発明者:
出願人/特許権者:
代理人 (11件):
岡部 正夫
, 加藤 伸晃
, 産形 和央
, 臼井 伸一
, 藤野 育男
, 越智 隆夫
, 本宮 照久
, 高梨 憲通
, 朝日 伸光
, 高橋 誠一郎
, 吉澤 弘司
公報種別:特許公報
出願番号(国際出願番号):特願2000-326310
公開番号(公開出願番号):特開2001-177407
特許番号:特許第3796109号
出願日: 2000年10月26日
公開日(公表日): 2001年06月29日
請求項(抜粋):
【請求項1】 位相同期ループ(PLL)を備えた集積回路(IC)であって、
(a)PLL入力信号とPLLフィードバック信号とを受信するように、また、該PLL入力信号と該PLLフィードバック信号との間の位相の差に基づいてPLL PD信号を生成するように構成された位相検出器(PD)と、
(b)該位相検出器からの前記PLL PD信号を受信するように、また、デジタル制御信号を生成するように構成されたアキュムレータ/フィルタと、
(c)デジタル制御発振器(DCO)とを備え、
該デジタル制御発振器(DCO)は、
(A)発振器クロック信号とDCOフィードバック信号とを受信するように、また、該発振器クロック信号と該DCOフィードバック信号の間の位相差に基づいてDCO PD信号を生成するように構成されたDCO PDと、
(B)該DCO PDから該DCO PD信号を受信するように、また、CPチャージ電流を生成するように構成されたチャージポンプ(CP)と、
(C)該CPチャージ電流を受けるように、また、ループ-フィルタ電圧制御信号を生成するように構成されたループフィルタと、
(D)該ループ-フィルタ電圧制御信号を受信するように、また、該ループ-フィルタ電圧制御信号に基づいて、PLL出力信号を生成するように構成された電圧制御発振器(VCO)と、
(E)該出力信号を受信するように、また2つの選択された約数値のうちの1つを印加することにより該DCOフィードバック信号を生成するように構成されたデュアル係数デバイダと、
(F)該デジタル制御信号を該アキュムレータ/フィルタから受信するように、また該2つの選択された約数値のどちらが該デュアル係数ディバイダにより印加されるかを制御するように構成された係数コントローラとを備え、
該アキュムレータ/フィルタは、整数部分INTと分数部分FRACとから成る2部分デジタル制御信号として該デジタル制御信号を生成し、
該2つの選択された約数値は該整数部分INTに基づいており、
該係数コントローラは、該2つの選択された約数値が、該FRACの値に基づいて、該デュアル係数ディバイダによって何回印加されるかを制御するようになっていることを特徴とする集積回路。
IPC (3件):
H03L 7/22 ( 200 6.01)
, H03L 7/197 ( 200 6.01)
, H03L 7/087 ( 200 6.01)
FI (3件):
H03L 7/22
, H03L 7/18 A
, H03L 7/08 P
前のページに戻る