特許
J-GLOBAL ID:201103043966774317

半導体制御装置

発明者:
出願人/特許権者:
代理人 (8件): 前田 弘 ,  小山 廣毅 ,  竹内 宏 ,  嶋田 高久 ,  竹内 祐二 ,  今江 克実 ,  手島 勝 ,  藤田 篤史
公報種別:特許公報
出願番号(国際出願番号):特願2000-203346
公開番号(公開出願番号):特開2001-093292
特許番号:特許第3703372号
出願日: 2000年07月05日
公開日(公表日): 2001年04月06日
請求項(抜粋):
【請求項1】 内部にデータ取り込み用のスイッチを備え、外部からのデータを保持する複数個のサンプルホールド回路と、 前記複数個のサンプルホールド回路と各々信号線で接続され、前記複数個のサンプルホールド回路に対して、順番に、データを保持させるためのスイッチ制御信号を出力する制御回路と、 前記サンプルホールド回路と同数設けられ、前記各信号線に配置されたスイッチ開閉回路とを備え、 前記各スイッチ開閉回路は、前記制御回路のスイッチ制御信号を対応する信号線から受けると共に、このスイッチ制御信号の1回前に出力されるスイッチ制御信号を受けるスイッチ開閉回路から状態信号を受け、前記1回前に出力されるスイッチ制御信号を受けたサンプルホールド回路の前記スイッチが開状態にあるときには、対応するサンプルホールド回路に対する前記スイッチ制御信号の出力を禁止するものであり、 更に、前記各スイッチ開閉回路は、第1及び第2のNAND回路と、第1及び第2のインバータとを備え、 前記第1のNAND回路は、前記1回前に出力されるスイッチ制御信号を受けるスイッチ開閉回路からの信号と、前記第2のインバータの出力とを受け、 前記第2のNAND回路は、前記第1のNAND回路の出力と、前記スイッチ制御回路のスイッチ制御信号とを受け、 前記第1のインバータは前記第2のNAND回路の出力を受け、 前記第2のインバータは前記第1のインバータの出力を受け、 前記第1及び第2のインバータの1組の出力が、前記スイッチ制御信号として、対応するサンプルホールド回路に出力され、 前記第1のインバータの出力が前記状態信号として出力される ことを特徴とする半導体制御装置。
IPC (1件):
G11C 27/02
FI (1件):
G11C 27/02 602 D
引用特許:
審査官引用 (2件)

前のページに戻る