特許
J-GLOBAL ID:201103045261079639
書き込み禁止機能付きメモリインターフェースを有するグラフィックス及びビデオ用ダブルバッファ式アクセラレータとその実施方法
発明者:
出願人/特許権者:
代理人 (6件):
木村 政彦
, 立川 幸男
, 高尾 智満
, 平野 智
, 勝見 陽介
, 大島 陽一
公報種別:特許公報
出願番号(国際出願番号):特願2000-547551
特許番号:特許第4487166号
出願日: 1999年05月03日
請求項(抜粋):
【請求項1】 描画コマンドに応答して、ラスター順に走査されるディスプレイを有するコンピュータシステムの表示メモリを更新するための方法であって、
前記表示メモリは、ある時点で、一方は現在表示中の表示データを格納するフロントバッファとして動作し、他方は現在構成中の表示データを格納するバックバッファとして動作する2つのバッファを備えており、
前記方法は、前記フロントバッファとして動作しているバッファを更新する過程を有し、該更新する過程は、
前記フロントバッファの第1のアドレスからディスプレイに表示データを読み出すステップと、
描画コマンドが、前記ラスター順において前記第1のアドレスを超える前記フロントバッファの第2のアドレスに書き込もうとしているか否かを判定するステップと、
前記第2のアドレスが前記ラスター順において前記第1のアドレスを超えた場合には、前記第2のアドレスへの書き込みを禁止するステップと、
前記第2のアドレスへの書き込みを禁止している間に、前記ラスター順に前記第1のアドレスを超えない前記フロントバッファの別のアドレスへの書き込みを許可するステップとを含むことを特徴とする方法。
IPC (5件):
G09G 5/397 ( 200 6.01)
, G09G 5/399 ( 200 6.01)
, G06F 13/18 ( 200 6.01)
, G06T 1/60 ( 200 6.01)
, G09G 5/00 ( 200 6.01)
FI (4件):
G09G 5/00 555 W
, G06F 13/18 510 A
, G06T 1/60 450 C
, G09G 5/00 550 P
引用特許:
前のページに戻る