特許
J-GLOBAL ID:201103047158762625

フレームアライナ監視回路

発明者:
出願人/特許権者:
代理人 (1件): 芦田 坦 (外2名)
公報種別:特許公告
出願番号(国際出願番号):特願平1-332634
公開番号(公開出願番号):特開平3-195140
出願日: 1989年12月25日
公開日(公表日): 1991年08月26日
請求項(抜粋):
【請求項1】メモリ手段を備え、予め定められたフレーム位相で送信されるディジタル信号を所定の位相に変換して前記メモリ手段に格納するフレームアライナに用いられ、前記ディジタル信号のフレーム同期が確立されると前記ディジタル信号のフレームパターンビットを利用して前記ディジタル信号にパリティビットを付加して前記メモリ手段に格納する第1の手段と、前記メモリ手段からの読み出された出力データのパリティチェックを行う第2の手段とを有することを特徴とするフレームアライナ監視回路。
IPC (1件):
H04J 3/14 Z
引用特許:
審査官引用 (1件)
  • 特開昭63-305633

前のページに戻る