特許
J-GLOBAL ID:201103049393851352

アクティブフィルタ回路

発明者:
出願人/特許権者:
代理人 (1件): 大岩 増雄
公報種別:特許公報
出願番号(国際出願番号):特願平1-274346
公開番号(公開出願番号):特開平3-136409
特許番号:特許第2991727号
出願日: 1989年10月20日
公開日(公表日): 1991年06月11日
請求項(抜粋):
【請求項1】第1の信号入力端子としてのベースを有する第1のトランジスタのエミッタと、第1の出力端子としてのベースを有する第2のトランジスタのエミッタとを抵抗回路で接続して構成される第1の差動増幅回路、上記第1のトランジスタのコレクタにエミッタを接続した第3のトランジスタ、上記第2のトランジスタのコレクタにエミッタを接続すると共に、ベースを上記第3のトランジスタのベースに接続した第4のトランジスタ、上記第1、第3のトランジスタの接続点にベースを接続し、コレクタを上記第4のトランジスタのコレクタに接続して第2の出力端子を形成する第5のトランジスタのエミッタと、上記第2、第4のトランジスタの接続点にベースを接続し、コレクタを上記第3のトランジスタのコレクタに接続する第6のトランジスタのエミッタとを接続して構成される第2の差動増幅回路、上記第1の差動増幅回路に電流を供給する定電流源、上記第2の差動増幅回路に電流を供給する可変定電流源、上記第2の出力端子に接続された電流源、上記第2の出力端子に一端が接続され、他端が第2の信号入力端子とされたリアクタンス回路、及び上記第2の出力端子の出力を上記第2のトランジスタのベースに負帰還する帰還回路を備えたアクティブフィルタ回路。
IPC (1件):
H03H 11/12
FI (1件):
H03H 11/12 A

前のページに戻る