特許
J-GLOBAL ID:201103049852747199

シングルビットΔΣ変調信号の演算回路

発明者:
出願人/特許権者:
代理人 (1件): 峯岸 武司
公報種別:特許公報
出願番号(国際出願番号):特願平11-268228
公開番号(公開出願番号):特開2001-094430
特許番号:特許第3553431号
出願日: 1999年09月22日
公開日(公表日): 2001年04月06日
請求項(抜粋):
【請求項1】ΔΣ変調器でアナログ信号からデジタル信号に変換された1ビットで表現される信号を多ビットの信号に変換することなく直接加算し、この加算結果を1ビットで表現される信号形態で出力する演算処理を行うシングルビットΔΣ変調信号の演算回路であって、前記演算処理は、2つのΔΣ変調された1ビットの信号x(n),y(n)の加算結果を1ビットの信号z(n)とし、演算回路内部の変数をq(n)とした場合、前記z(n)とq(n)とを、x(n)+y(n)が0でない場合には、z(n+1)=(x(n)+y(n))/2,q(n+1)=q(n)の2式によって決め、x(n)+y(n)=0の場合には、z(n+1)=q(n),q(n+1)=-q(n)の2式によって決めて行うことを特徴とするシングルビットΔΣ変調信号の演算回路。
IPC (1件):
H03M 3/02
FI (1件):
H03M 3/02
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る