特許
J-GLOBAL ID:201103050715623057

基板及びプロセッサのリセット方式

発明者:
出願人/特許権者:
代理人 (1件): 溝井 章司 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願2000-081304
公開番号(公開出願番号):特開2001-265468
特許番号:特許第3431880号
出願日: 2000年03月23日
公開日(公表日): 2001年09月28日
請求項(抜粋):
【請求項1】 プログラムを構成する命令を実行するプロセッサを備える基板において、上記プロセッサは、プロセッサ自身のリセットを要求するリセット要求信号を出力し、上記基板は、プロセッサへ供給する電力を制御する電源制御回路と、上記プロセッサから出力されたリセット要求信号を入力し、プロセッサのリセットを指示するプロセッサリセット信号を上記電源制御回路に出力するリセット回路とを備え、電源制御回路は、入力されたプロセッサリセット信号に基づいて、プロセッサへ供給する電力を中断することによって、プロセッサをリセットすることを特徴とする基板。
IPC (1件):
G06F 1/24
FI (1件):
G06F 1/00 350 B
引用特許:
出願人引用 (3件)
  • 特開平3-163657
  • 特開昭59-144959
  • ディジタル信号プロセッサ
    公報種別:公開公報   出願番号:特願平3-320403   出願人:パイオニアビデオ株式会社, パイオニア株式会社
審査官引用 (3件)
  • 特開平3-163657
  • 特開昭59-144959
  • ディジタル信号プロセッサ
    公報種別:公開公報   出願番号:特願平3-320403   出願人:パイオニアビデオ株式会社, パイオニア株式会社

前のページに戻る