特許
J-GLOBAL ID:201103055816582400

同期型DRAM

発明者:
出願人/特許権者:
代理人 (1件): 稲垣 清
公報種別:特許公報
出願番号(国際出願番号):特願2000-381178
公開番号(公開出願番号):特開2001-236782
特許番号:特許第3415586号
出願日: 2000年12月15日
公開日(公表日): 2001年08月31日
請求項(抜粋):
【請求項1】 システムクロックと、該システムクロックから所定幅の位相遅れを有する複数のデータストローブ信号とに基づいて動作する同期型DRAMであって、前記システムクロックに同期してリード動作を実行し、前記複数のデータストローブ信号のそれぞれに同期して入力された入力データをメモリセルに書き込むライト動作を、前記複数のデータストローブ信号のうち、前記システムクロックから最も位相が遅れるデータストローブ信号に基づいて実行することを特徴とする同期型DRAM。
IPC (1件):
G11C 11/407
FI (1件):
G11C 11/34 362 S
引用特許:
出願人引用 (2件) 審査官引用 (2件)

前のページに戻る