特許
J-GLOBAL ID:201103056572495824

入力トラップ回路及びイメージトラップ回路

発明者:
出願人/特許権者:
代理人 (1件): 石川 泰男
公報種別:特許公報
出願番号(国際出願番号):特願平11-145043
公開番号(公開出願番号):特開2000-341091
特許番号:特許第3734642号
出願日: 1999年05月25日
公開日(公表日): 2000年12月08日
請求項(抜粋):
【請求項1】入力信号に含まれる所定の周波数成分を除去して後段の回路に出力する入力トラップ回路において、 一対の可変容量ダイオードを互いのカソードどうしを接続部として直列接続し、両端のアノード間にインダクタンスを並列接続した並列共振回路と、 前記接続部に電圧を印加し、それぞれの可変容量ダイオードの逆電圧特性に基づいて容量値を変化させる電圧印加手段と、 前記接続部とグランドの間に接続された可変容量素子と、 を備えることを特徴とする入力トラップ回路。
IPC (4件):
H03J 3/20 ( 200 6.01) ,  H03J 5/24 ( 200 6.01) ,  H04B 1/18 ( 200 6.01) ,  H04B 1/26 ( 200 6.01)
FI (4件):
H03J 3/20 ,  H03J 5/24 C ,  H04B 1/18 F ,  H04B 1/26 P

前のページに戻る