特許
J-GLOBAL ID:201103060200085392

高速論理回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:特許公報
出願番号(国際出願番号):特願2000-247420
公開番号(公開出願番号):特開2002-064375
特許番号:特許第3538678号
出願日: 2000年08月17日
公開日(公表日): 2002年02月28日
請求項(抜粋):
【請求項1】電流スイッチ部とソースフォロア部から構成されるSCFLラッチ回路からなる高速論理回路において、前記電流スイッチ部の負荷抵抗を高電位電源ラインに直接接続すると共に、DC利得をGv(dc)、構成トランジスタのしきい値電圧をVth、最小論理振幅をVgstとするとき、Gv(dc)≧1-2Vth/Vgstに設定したことを特徴とする高速論理回路。
IPC (1件):
H03K 19/0952
FI (1件):
H03K 19/094 V
引用特許:
出願人引用 (4件)
  • 半導体論理装置
    公報種別:公開公報   出願番号:特願平3-263760   出願人:住友電気工業株式会社
  • ソース結合型論理回路
    公報種別:公開公報   出願番号:特願平3-255116   出願人:三菱電機株式会社
  • 特開平2-231817
全件表示

前のページに戻る