特許
J-GLOBAL ID:201103061757870900
記憶システム
発明者:
,
出願人/特許権者:
代理人 (1件):
鈴江 武彦
公報種別:特許公報
出願番号(国際出願番号):特願平6-326344
公開番号(公開出願番号):特開平7-234823
特許番号:特許第3999822号
出願日: 1994年12月27日
公開日(公表日): 1995年09月05日
請求項(抜粋):
【請求項1】 それぞれがデータ"0"、"1"、・・・、"n-1"に対応するn値の記憶状態のいずれか1つの状態を記憶する複数の記憶素子を有し、Kビット(Kは自然数)からなるn値情報データを記憶する情報データ記憶手段と、Kビット(Kは自然数)からなるn値検査データを記憶する検査データ記憶手段とを備えた記憶手段と、
前記n値情報データからMビット(MはKより大きい自然数)からなる第1の中間バイナリ・コードに変換する第1の変換手段と、
前記n値情報データからMビット(MはKより大きい自然数)からなる第2の中間バイナリ・コードに変換する第2の変換手段と、
前記第1の中間バイナリ・コードに対して前記第2の中間バイナリ・コードを用いて前記第1の中間バイナリ・コードの誤りを検出し、前記第1の中間バイナリ・コード中の誤りを訂正する検出/訂正手段と、
を具備することを特徴とする記憶システム。
IPC (3件):
G06F 12/16 ( 200 6.01)
, G06F 11/10 ( 200 6.01)
, G11C 29/42 ( 200 6.01)
FI (3件):
G06F 12/16 320 F
, G06F 11/10 330 G
, G11C 29/00 631 D
引用特許:
審査官引用 (4件)
-
特開昭62-001198
-
特開昭60-163300
-
特開昭62-095796
前のページに戻る