特許
J-GLOBAL ID:201103074452396570

電流出力回路、オペアンプ回路及び半導体装置

発明者:
出願人/特許権者:
代理人 (2件): 恩田 博宣 ,  恩田 誠
公報種別:特許公報
出願番号(国際出願番号):特願2000-230995
公開番号(公開出願番号):特開2002-043912
特許番号:特許第4485665号
出願日: 2000年07月31日
公開日(公表日): 2002年02月08日
請求項(抜粋):
【請求項1】 第1の電流をドレインに受ける第1のトランジスタと、 前記第1のトランジスタのゲート-ソース間に接続された第1の抵抗素子と、 前記第1のトランジスタのドレインにゲートが接続され、前記第1のトランジスタのゲートにソースが接続された第2のトランジスタと、 前記第1の抵抗素子の抵抗値と相関のある抵抗値を有する第2の抵抗素子と、 前記第2の抵抗素子がゲート-ソース間に接続され、前記第1のトランジスタと相関のある素子サイズを有し、前記第2のトランジスタのドレイン電流に基づく第2の電流をゲートに受け、ドレインから前記第1の電流と相関のある第3の電流を出力する第3のトランジスタと、 を備えたことを特徴とする電流出力回路。
IPC (3件):
H03K 17/04 ( 200 6.01) ,  H03K 17/687 ( 200 6.01) ,  H03F 3/45 ( 200 6.01)
FI (3件):
H03K 17/04 E ,  H03K 17/687 H ,  H03F 3/45
引用特許:
審査官引用 (2件)
  • 特開平4-103206
  • 電流源回路
    公報種別:公開公報   出願番号:特願平5-324742   出願人:株式会社東芝

前のページに戻る