特許
J-GLOBAL ID:201103075577602860

メモリ装置及びそれを用いたディジタル信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 高田 守 (外1名)
公報種別:特許公告
出願番号(国際出願番号):特願平1-200540
公開番号(公開出願番号):特開平3-064111
出願日: 1989年08月01日
公開日(公表日): 1991年03月19日
請求項(抜粋):
【請求項1】クロックを計数する2nビットの第1のカウンタと、該第1のカウンタの下位nビットの値に基づき、前記第1のカウンタの上位nビットの値を第1初期値として設定し、前記クロックを計数する第2のカウンタと、該第2のカウンタの値をアドレスとしてアクセスされる第1のメモリと、前記第1初期値で示される前記第1のメモリのアドレスにデータを書込むと共に前記第2のカウンタの値で示すアドレスに書込まれたデータを読出すアクセス手段とを備えることを特徴とするメモリ装置。
IPC (2件):
H03H 17/02 K 8842-5J ,  G06F 17/10
FI (2件):
G06F 15/31 S ,  G06F 15/31 D

前のページに戻る