特許
J-GLOBAL ID:201103078861867725

出力バッファ回路

発明者:
出願人/特許権者:
代理人 (1件): 酒井 宏明
公報種別:特許公報
出願番号(国際出願番号):特願平11-172905
公開番号(公開出願番号):特開2001-007695
特許番号:特許第4204701号
出願日: 1999年06月18日
公開日(公表日): 2001年01月12日
請求項(抜粋):
【請求項1】CMOSインバータ構造を成し、かつ内部回路から送られてくる信号をCMOSインバータのゲート入力信号とするプリドライバ部と、 CMOSインバータ構造を成し、かつ前記プリドライバ部の出力信号をCMOSインバータのゲート入力信号とするメインドライバ部と、 前記メインドライバ部のPMOSトランジスタのゲート容量を充電するための第1の電流パスと、 前記PMOSトランジスタのゲート入力信号が相対的に高い第1の電位レベルから相対的に低い第2の電位レベルに遷移する途中で、前記PMOSトランジスタのゲート入力信号の電位レベルを所定の閾値と比較し、その比較結果に基づいて、前記第1の電流パスを無効から有効に切り替えるための第1の切り替え素子と、 前記メインドライバ部のNMOSトランジスタのゲート容量を放電するための第2の電流パスと、 前記NMOSトランジスタのゲート入力信号が前記第2の電位レベルから前記第1の電位レベルに遷移する途中で、前記NMOSトランジスタのゲート入力信号の電位レベルを所定の閾値と比較し、その比較結果に基づいて、前記第2の電流パスを無効から有効に切り替えるための第2の切り替え素子と、 を具備することを特徴とする出力バッファ回路。
IPC (2件):
H03K 19/0175 ( 200 6.01) ,  H03K 17/16 ( 200 6.01)
FI (2件):
H03K 19/00 101 F ,  H03K 17/16 H

前のページに戻る