特許
J-GLOBAL ID:201103079211657722

柔軟なCDMA組み合わせ器

発明者:
出願人/特許権者:
代理人 (7件): 亀谷 美明 ,  金本 哲男 ,  萩原 康司 ,  浅村 皓 ,  浅村 肇 ,  林 鉐三 ,  員見 正文
公報種別:特許公報
出願番号(国際出願番号):特願2000-590406
特許番号:特許第4291518号
出願日: 1999年12月16日
請求項(抜粋):
【請求項1】所定数n個の入力(ψ1,...ψn)からのディジタルデータサンプルを所定数m個の出力(sc-1,sc-2,...sc-m)上に組み合わせるための組み合わせ器(CMB)であり、前記ディジタルデータサンプルは所定のビット幅をそなえ(インビット)、所定の共通データレートCLK(CLK,t0,t1,...,tk-1,tk)で各入力からの一つのデータサンプルでそれぞれ構成されるデータセットとして前記組み合わせ器に並列に到来する、組み合わせ器であって、 a)複数k個のサブ処理ユニットSU1、SU2、...、SUi-1、SUi、...、SUkであって、各々が a1)CLK/kのクロックレートで到来するデータセットをダウンサンプリングして記憶するように適応された入力レジスタ(R21,R22,R2k)と、 a2)前記入力レジスタに記憶された前記データセットを受けるようにされ、前記m個の出力の各々に対して、前記記憶されたデータサンプルの中の所定のデータサンプルの加算によりそれぞれ形成される加算されたデータサンプルをCLK/kの前記クロックレートで出力するように適応されたデータサンプル加算手段(M1k;ADDk,R3k,SUMk,R4k;F1k)と を具備する複数k個のサブ処理ユニットと、 b)前記サブ処理ユニットの前記データサンプル加算手段から前記共通データレートクロックで、前記m個の加算されたデータサンプルで構成されるそれぞれの出力データセットをサイクリックに選択するように適応された選択器(M3)と、 c)サブ処理ユニットSUi(i=2,3,...,k)の入力レジスタのサンプリング位相がサブ処理ユニットSUi-1の入力レジスタのサンプリング位相に対して1/CLKだけ遅延される、 ことを特徴とする 組み合わせ器。
IPC (1件):
H04B 1/707 ( 200 6.01)
FI (1件):
H04J 13/00 D
引用特許:
出願人引用 (2件)

前のページに戻る