特許
J-GLOBAL ID:201103080109132222

ゲートドライバ

発明者:
出願人/特許権者:
代理人 (7件): 鈴江 武彦 ,  村松 貞男 ,  坪井 淳 ,  橋本 良郎 ,  河野 哲 ,  中村 誠 ,  河井 将次
公報種別:特許公報
出願番号(国際出願番号):特願2000-229158
公開番号(公開出願番号):特開2002-043914
特許番号:特許第3721059号
出願日: 2000年07月28日
公開日(公表日): 2002年02月08日
請求項(抜粋):
【請求項1】 プッシュプル構成のハイサイドスイッチング素子とローサイドスイッチング素子を制御するゲートドライバであって、 ハイサイド入力信号に応答して前記ハイサイドスイッチング素子を駆動するハイサイドゲートドライバ回路と、ローサイド入力信号に応答して前記ローサイドスイッチング素子を駆動するローサイドゲートドライバ回路とを備え、 前記ハイサイドゲートドライバ回路は、 ハイサイドスイッチング素子を駆動するためのハイサイド入力信号の立ち上がりエッジと立ち下がりエッジを検出する第1のエッジ検出回路と、 ローサイドスイッチング素子を駆動するためのローサイド入力信号の立ち上がりエッジと立ち下がりエッジを検出する第2のエッジ検出回路と、 前記第1のエッジ検出回路の検出出力に基づいて、ONパルスを発生するONパルス発生回路と、 前記第1,第2のエッジ検出回路の検出出力に基づいて、OFFパルスを発生するOFFパルス発生回路と、 前記ONパルス発生回路から出力されるONパルス、及び前記OFFパルス発生回路から出力されるOFFパルスがそれぞれ供給され、前記ハイサイド入力信号で指示された前記ハイサイドスイッチング素子のON/OFF情報を保持するラッチ回路と、 前記ラッチ回路に保持されたON/OFF情報に応じてハイサイドスイッチング素子を制御するハイサイドゲート信号を出力するドライブ回路とを具備し、 前記ローサイド入力信号により前記ローサイドスイッチング素子の駆動が指示されたときに、前記OFFパルス発生回路からOFFパルスを発生させて前記ハイサイドスイッチング素子を強制的にOFFさせることを特徴とするゲートドライバ。
IPC (4件):
H03K 17/16 ,  H02M 7/537 ,  H02M 7/538 ,  H03K 17/56
FI (4件):
H03K 17/16 J ,  H02M 7/537 C ,  H02M 7/538 Z ,  H03K 17/56 Z

前のページに戻る