特許
J-GLOBAL ID:201103088944049647

電子回路

発明者:
出願人/特許権者:
代理人 (1件): 片山 修平
公報種別:公開公報
出願番号(国際出願番号):特願2010-169834
公開番号(公開出願番号):特開2011-151771
出願日: 2010年07月28日
公開日(公表日): 2011年08月04日
要約:
【課題】増幅回路の雑音指数の劣化を抑制すること。【解決手段】送信端子Txから入力された送信信号を前記共通端子ANTに接続する送信スイッチSW1と、前記共通端子から入力された受信信号を増幅し、受信端子Rxに出力する増幅回路90と、前記共通端子から他のスイッチを介さず入力された前記受信信号を前記増幅回路に接続する第1受信スイッチSW2と、前記共通端子と前記受信端子との間で前記第1受信スイッチとは並列に接続され、前記共通端子から入力された前記受信信号を前記増幅回路とは別の経路で前記受信端子に接続する第2受信スイッチSW3と、を具備する電子回路。【選択図】図2
請求項(抜粋):
送信端子から入力された送信信号を前記共通端子に接続する送信スイッチと、 前記共通端子から入力された受信信号を増幅し、受信端子に出力する増幅回路と、 前記共通端子から他のスイッチを介さず入力された前記受信信号を前記増幅回路に接続する第1受信スイッチと、 前記共通端子と前記受信端子との間で前記第1受信スイッチとは並列に接続され、前記共通端子から入力された前記受信信号を前記増幅回路とは別の経路で前記受信端子に接続する第2受信スイッチと、 を具備することを特徴とする電子回路。
IPC (3件):
H03K 17/00 ,  H03F 1/26 ,  H03F 3/19
FI (3件):
H03K17/00 E ,  H03F1/26 ,  H03F3/19
Fターム (25件):
5J055AX22 ,  5J055BX17 ,  5J055DX12 ,  5J055DX72 ,  5J055DX83 ,  5J055EY01 ,  5J055EY21 ,  5J055EZ00 ,  5J055EZ05 ,  5J055FX12 ,  5J055FX17 ,  5J055FX35 ,  5J055GX01 ,  5J055GX02 ,  5J055GX06 ,  5J500AA01 ,  5J500AC41 ,  5J500AC54 ,  5J500AF18 ,  5J500AH09 ,  5J500AH39 ,  5J500AK29 ,  5J500AS13 ,  5J500AT01 ,  5J500LV07

前のページに戻る