特許
J-GLOBAL ID:201103091305632510

ダイナミック論理回路

発明者:
出願人/特許権者:
代理人 (4件): 矢野 敏雄 ,  山崎 利臣 ,  久野 琢也 ,  アインゼル・フェリックス=ラインハルト
公報種別:特許公報
出願番号(国際出願番号):特願2000-035922
公開番号(公開出願番号):特開2000-235786
特許番号:特許第4386523号
出願日: 2000年02月14日
公開日(公表日): 2000年08月29日
請求項(抜粋):
【請求項1】 充電回路と、データ転送回路と、出力回路を備え、 前記充電回路は第1トランジスタを有し、該トランジスタの第1ソース/ドレイン電極は電圧源に結合されるよう構成され、第2ソース/ドレイン電極はノードに接続されており、該充電回路は前記電圧源をノードに結合して初期電荷を該ノード上に置くよう構成され、 前記データ転送回路は第2トランジスタを有し、該第2トランジスタのゲートは入力ストローブパルスに結合されるよう構成され、第1ソース/ドレイン電極は前記ノードに接続され、第2ソース/ドレイン電極は入力データと入力ストローブパルスに応動して入力データをノードに転送し、 前記出力回路は出力ストローブパルスに応動してノード上のデータを出力に結合し、また、出力ストローブパルスに応動してノードを充電するよう構成され、 前記出力回路は立ち下がりエッジ検出器を有し、該立ち下がりエッジ検出器は出力ストローブパルスの立ち下がりエッジを検出し、該立ち下がりエッジ検出器はまた、検出された立ち下がりエッジに応動して、第1トランジスタのゲートに信号を出力するよう構成された回路。
IPC (2件):
G11C 7/00 ( 200 6.01) ,  H03K 17/22 ( 200 6.01)
FI (2件):
G11C 7/00 318 Z ,  H03K 17/22 A
引用特許:
出願人引用 (2件) 審査官引用 (2件)

前のページに戻る