特許
J-GLOBAL ID:201103095960274525

論理演算回路及びこの回路を備えた受信装置

発明者:
出願人/特許権者:
代理人 (1件): 青木 輝夫
公報種別:特許公報
出願番号(国際出願番号):特願2000-017498
公開番号(公開出願番号):特開2001-211066
特許番号:特許第3406267号
出願日: 2000年01月26日
公開日(公表日): 2001年08月03日
請求項(抜粋):
【請求項1】 高速論理信号を入力して演算する、少なくとも一対の差動増幅回路を含む論理演算手段と、高速論理信号を波形整形して出力する増幅手段とを備えた論理演算回路であって、前記論理演算手段から入力された高速論理信号の差動出力間にオフセット電圧を印加するオフセット電圧発生手段を備え、前記オフセット電圧発生手段が、高速論理信号を前記オフセット電圧によって振幅補正し、前記増幅手段に供給することを特徴とする論理演算回路。
IPC (3件):
H03K 19/0952 ,  H03K 19/086 ,  H03F 3/45
FI (3件):
H03K 19/086 ,  H03F 3/45 Z ,  H03K 19/094 V
引用特許:
出願人引用 (5件)
  • 差動増幅回路
    公報種別:公開公報   出願番号:特願平10-360371   出願人:ヒューレット・パッカード・カンパニー
  • 半導体装置
    公報種別:公開公報   出願番号:特願平8-061319   出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
  • 信号処理回路
    公報種別:公開公報   出願番号:特願平6-009964   出願人:株式会社東芝, 東芝エー・ブイ・イー株式会社
全件表示
審査官引用 (5件)
  • 差動増幅回路
    公報種別:公開公報   出願番号:特願平10-360371   出願人:ヒューレット・パッカード・カンパニー
  • 半導体装置
    公報種別:公開公報   出願番号:特願平8-061319   出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
  • 信号処理回路
    公報種別:公開公報   出願番号:特願平6-009964   出願人:株式会社東芝, 東芝エー・ブイ・イー株式会社
全件表示

前のページに戻る