特許
J-GLOBAL ID:201103099535860165

クリップ回路

発明者:
出願人/特許権者:
代理人 (1件): ▲角▼谷 浩
公報種別:特許公報
出願番号(国際出願番号):特願2000-137478
公開番号(公開出願番号):特開2001-320254
特許番号:特許第3920530号
出願日: 2000年05月10日
公開日(公表日): 2001年11月16日
請求項(抜粋):
【請求項1】一方の入力端子にクリップレベルを決める制御電圧が加えられる第1差動アンプと、該第1差動アンプの出力信号で制御されその出力信号を前記第1差動アンプの他方の入力端子に帰還する制御トランジスタと、複数のトランジスタで構成され前記制御トランジスタからの電流が入力されるカレントミラー回路と、前記カレントミラー回路を構成するトランジスタのコレクタと基準電圧を発生する基準電圧源間に接続された第1の抵抗と、前記カレントミラー回路を構成するトランジスタのコレクタと前記基準電圧源間に接続された第2の抵抗と、一方の入力端子に前記基準電圧と前記第1の抵抗に生じる電圧の和の電圧が加わる第2差動アンプと、前記第2差動アンプの出力信号で制御されその出力信号を前記第2差動アンプの他方の入力端子に帰還する第1出力トランジスタと、一方の入力端子に前記基準電圧と前記第2の抵抗に生じる電圧の差の電圧が加わる第3差動アンプと、前記第3差動アンプの出力信号で制御されその出力信号を前記第3差動アンプの他方の入力端子に帰還する第2出力トランジスタと、前記第1出力トランジスタのエミッタと前記第2出力トランジスタのエミッタの接続点に接続されたクリップ信号出力端子と、該クリップ信号出力端子に抵抗を介して接続された入力端子と、を備えるクリップ回路。
IPC (1件):
H03G 11/00 ( 200 6.01)
FI (1件):
H03G 11/00 B
引用特許:
審査官引用 (3件)
  • 特開昭55-161408
  • 特開昭62-042605
  • 特開平4-176206

前のページに戻る