文献
J-GLOBAL ID:201202207389151115   整理番号:12A1683544

チップレベルのビルトイン自己テストシステムのある76-84GHz 16素子フェイズドアレイ受信機

A 76-84 GHz 16-Element Phased Array Receiver with a Chip-Level Built-In-Self-Test System
著者 (4件):
資料名:
巻: 2012  ページ: 127-130  発行年: 2012年 
JST資料番号: W1263A  ISSN: 1529-2517  資料種別: 会議録 (C)
発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る