文献
J-GLOBAL ID:201202226137805036   整理番号:12A1617375

低待ち時間で大ポート数の光パケットスイッチのためのFPGAに基づくラベル・プロセッサ

FPGA-Based Label Processor for Low Latency and Large Port Count Optical Packet Switches
著者 (1件):
資料名:
巻: 30  号: 17-20  ページ: 3173-3181  発行年: 2012年09月01日 
JST資料番号: H0922A  ISSN: 0733-8724  CODEN: JLTEDG  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
帯域内光ラベルを非同期的にまた並列に処理できる,フィールド・プログラマブル・ゲート・アレイ(FPGA)に基づくラベル・プロセッサを実証した。処理時間がラベルビット数に無関係なのが主たる長所で,このため,待ち時間で妥協することなく,光パケット・スイッチング(OPS)アーキテクチャを大きなポート数に拡大することができる。100MHzクロックのFPGAボードを用い,3ラベルビットの光ラベル・プロセッサの構想検証を行い,160Gb/sのOPSシステムにおけるラベル・プロセッサの動作を確認した。実験の結果,3ビットラベル・スイッチングにより,1dBのパワーペナルティと470nsの待ち時間で160Gb/sのパケット・スイッチングに成功した。より強力なFPGAを使った際のラベル・プロセッサ性能予測では,60ラベルビットを31ns内に並列処理できることが分かった。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
光通信方式・機器 

前のページに戻る