特許
J-GLOBAL ID:201203010740953407

撮像装置

発明者:
出願人/特許権者:
代理人 (5件): 棚井 澄雄 ,  志賀 正武 ,  鈴木 三義 ,  高柴 忠夫 ,  増井 裕士
公報種別:公開公報
出願番号(国際出願番号):特願2011-105129
公開番号(公開出願番号):特開2012-238945
出願日: 2011年05月10日
公開日(公表日): 2012年12月06日
要約:
【課題】A/D変換回路によるアナログ・デジタル変換動作に伴う消費電力を低減し、かつ、高い精度の変換結果を得ることができる撮像装置を提供する。【解決手段】画素が行列状に複数配置された画素部と、対応する列の画素信号の大きさに応じた遅延時間でパルス信号を走行させる遅延素子が円環状に複数段連結された複数のパルス走行回路と、対応する1つの遅延素子からの遅延出力信号が入力され、入力信号を反転した第1の反転信号を出力する第1の反転回路と、第1の反転信号を反転した第2の反転信号を出力する第2の反転回路とを具備した複数のラッチ回路と、ラッチ回路による反転動作を制御するラッチ制御回路と、を備え、パルス走行期間に遅延出力信号の反転動作を禁止し、パルス走行期間が終了する前の予め定めたラッチタイミングのときに遅延出力信号の反転動作を許可し、ラッチ期間に第1の反転回路に第2の反転信号の反転動作を行わせる。【選択図】図1
請求項(抜粋):
入射した光量に応じた画素信号を出力する画素が、二次元の行列状に複数配置された画素部と、 前記画素部の1列毎または複数列毎に配置され、対応する列の前記画素から出力された画素信号の大きさに応じた遅延時間でパルス信号を走行させる遅延素子が円環状に複数段連結された複数のパルス走行回路と、 前記複数のパルス走行回路内の前記遅延素子毎に配置され、対応する1つの前記遅延素子から出力された遅延出力信号が入力され、入力された入力信号を反転した第1の反転信号を出力する第1の反転回路と、前記第1の反転回路から出力された前記第1の反転信号を反転した第2の反転信号を出力する第2の反転回路とを具備した複数のラッチ回路と、 前記ラッチ回路に入力された前記遅延出力信号または該ラッチ回路内の前記第2の反転信号のいずれか1つの信号を、前記入力信号として前記第1の反転回路に入力させるラッチ動作信号と、前記ラッチ回路内の前記第1の反転回路による前記入力信号の反転動作を禁止させる反転禁止信号とによって、前記パルス信号が前記パルス走行回路内を走行しているパルス走行期間中の前記ラッチ回路による反転動作と、前記パルス走行期間が終了した後のラッチ期間中の前記ラッチ回路による反転動作とを制御するラッチ制御回路と、 を備え、 前記ラッチ制御回路は、 前記パルス走行期間に、前記反転禁止信号によって前記第1の反転回路による前記遅延出力信号の反転動作を禁止し、 前記パルス走行期間が終了する前の予め定めたラッチタイミングのときに、前記反転禁止信号によって前記第1の反転回路による前記遅延出力信号の反転動作を許可し、 前記ラッチ期間に、前記ラッチ動作信号によって前記第1の反転回路に前記第2の反転信号の反転動作を行わせる、 ことを特徴とする撮像装置。
IPC (2件):
H03M 1/50 ,  H04N 5/374
FI (3件):
H03M1/50 ,  H04N5/335 740 ,  H04N5/335 745
Fターム (19件):
5C024AX01 ,  5C024CY42 ,  5C024GY31 ,  5C024HX23 ,  5C024HX32 ,  5C024HX51 ,  5J022AA11 ,  5J022BA03 ,  5J022BA04 ,  5J022BA06 ,  5J022CD03 ,  5J022CD04 ,  5J022CE01 ,  5J022CE04 ,  5J022CE05 ,  5J022CE08 ,  5J022CF10 ,  5J022CG00 ,  5J022CG04

前のページに戻る