特許
J-GLOBAL ID:201203015099368665

固体撮像素子

発明者:
出願人/特許権者:
代理人 (1件): 新居 広守
公報種別:公開公報
出願番号(国際出願番号):特願2011-086843
公開番号(公開出願番号):特開2012-222165
出願日: 2011年04月08日
公開日(公表日): 2012年11月12日
要約:
【課題】回路の高速動作を実現しつつ、サイズの削減と、静電保護回路の能力低下の抑制とを可能とした固体撮像素子を提供することを目的とする。【解決手段】四辺を有する方形で形成された固体撮像素子10であって、I/O回路部とパッド部とを有する複数のI/Oセルと辺10bの近傍に配置されるカウンタディジタルメモリ回路109とを備え、複数のI/Oセルは、辺10bの近傍に配置される第1のI/Oセルと、辺10bと異なる方向の辺10aの近傍に配置される第2のI/Oセルとを有し、第1のI/Oセルでは、辺10bと略平行に第1のI/O回路と第1のパッド部とが配置され、第2のI/Oセルでは、辺10aから固体撮像素子10の内部に向かうように、第2のパッド部と第2のI/O回路とがこの順に並んで配置される。【選択図】図1
請求項(抜粋):
4辺を有する方形で形成された固体撮像素子であって、 I/O回路部とパッド部とを有する複数のI/Oセルと、 第1の辺の近傍に配置されるディジタルメモリ回路とを備え、 前記複数のI/Oセルは、前記第1の辺の近傍に配置される第1のI/Oセルと、前記第1の辺と異なる方向の第2の辺の近傍に配置される第2のI/Oセルとを有し、 前記第1のI/Oセルでは、前記第1の辺と略平行に第1のI/O回路部と第1のパッド部とが配置され、 前記第2のI/Oセルでは、前記第2の辺から前記固体撮像素子の内部に向かうように、第2のパッド部と第2のI/O回路部とが順に並んで配置される 固体撮像素子。
IPC (4件):
H01L 27/146 ,  H01L 27/14 ,  H04N 5/369 ,  H04N 5/374
FI (4件):
H01L27/14 A ,  H01L27/14 D ,  H04N5/335 690 ,  H04N5/335 740
Fターム (11件):
4M118AA10 ,  4M118AB01 ,  4M118BA14 ,  4M118FA06 ,  4M118FA50 ,  4M118HA30 ,  5C024AX02 ,  5C024CY47 ,  5C024EX25 ,  5C024GY31 ,  5C024HX23

前のページに戻る