特許
J-GLOBAL ID:201203046065474256
配線処理構造及びそれを備えた電子機器
発明者:
出願人/特許権者:
代理人 (3件):
佐野 静夫
, 井上 温
, 西田 信行
公報種別:公開公報
出願番号(国際出願番号):特願2011-075539
公開番号(公開出願番号):特開2012-209503
出願日: 2011年03月30日
公開日(公表日): 2012年10月25日
要約:
【課題】配線を簡単に処理するとともに電磁波の漏出を簡便且つ低コストで低減可能であり、コンパクトな構成で組み立て作業性も高めた配線処理構造、及びそれを備えた電子機器を提供する。【解決手段】線処理ガイド部材30は、第2側板22に固定される樹脂製の部材であり、電源基板25aの配線31の浮き上がりを防止する複数の配線ガイド30aと、フェライトコア33を取り付ける2箇所のコア取付部33bと、電源基板25aの裏面を支持する支持部30cが形成されている。フェライトコア33は円筒状であり、配線31を挿通するための貫通孔33aが形成されている。【選択図】図4
請求項(抜粋):
電子機器のフレーム板に取り付けられ、電子機器本体に接続される配線の位置決めを行う線処理ガイド部材と、
該線処理ガイド部材のコア取付部に固定され、前記配線を挿通する貫通孔が形成されたフェライトコアと、
を備えた配線処理構造。
IPC (2件):
FI (2件):
Fターム (9件):
2C061AQ06
, 2C061AR01
, 2C061AS02
, 2C061CP09
, 5E321AA11
, 5E321AA33
, 5E321BB51
, 5E321CC01
, 5E321GG09
前のページに戻る