特許
J-GLOBAL ID:201203057551218190

DC/DCコンバータの制御回路、それを用いたDC/DCコンバータ、発光装置および電子機器

発明者:
出願人/特許権者:
代理人 (2件): 森下 賢樹 ,  真家 大樹
公報種別:公開公報
出願番号(国際出願番号):特願2010-200203
公開番号(公開出願番号):特開2012-060743
出願日: 2010年09月07日
公開日(公表日): 2012年03月22日
要約:
【課題】DC/DCコンバータの制御回路の面積を低減する。【解決手段】充電回路30は、キャパシタC2を充電する。放電回路32は、オン状態においてキャパシタC2を放電する。コンパレータ38は、キャパシタC2の電圧VC2に応じてレベルが変化する解除信号S1を生成する。ロジック部40は、異常検出信号S2がアサートされるとフェイル信号S3をアサートし、その後、解除信号S1が第1レベルに遷移するタイミングにおいて、異常検出信号S2がネゲートされていると、フェイル信号S3をネゲートし、そのタイミングにおいて、異常検出信号S2がアサートされていると、フェイル信号S3をアサートし続ける。またロジック部40は、解除信号S1に応じて放電回路32を制御する。反転アンプ46は、キャパシタC2の電圧VC2を反転することによりソフトスタート電圧Vssを生成する。【選択図】図1
請求項(抜粋):
DC/DCコンバータの制御回路であって、 その第1端子の電位が固定されたキャパシタと、 前記キャパシタを充電する充電回路と、 オン、オフが切りかえ可能であり、オン状態において前記キャパシタを放電する放電回路と、 前記キャパシタの電圧が所定の上側しきい値電圧に達してから所定の下側しきい値電圧に低下するまでの期間、第1レベルをとり、前記キャパシタの電圧が、前記下側しきい値電圧に低下してから、前記上側しきい値電圧に達するまでの期間、第2レベルをとる解除信号を生成するコンパレータと、 前記解除信号と、異常状態が検出されるとアサートされる異常検出信号と、を受け、前記異常検出信号がアサートされるとフェイル信号をアサートし、その後、前記解除信号が前記第1レベルに遷移するタイミングにおいて、前記異常検出信号がネゲートされていると、前記フェイル信号をネゲートし、そのタイミングにおいて、前記異常検出信号がアサートされていると、前記フェイル信号をアサートし続け、かつ前記解除信号が前記第1レベルのとき前記放電回路をオンし、前記解除信号が前記第2レベルのとき前記放電回路をオフするロジック部と、 前記キャパシタの電圧を反転することによりソフトスタート電圧を生成する反転アンプと、 を備えることを特徴とする制御回路。
IPC (4件):
H02M 3/155 ,  H02M 3/145 ,  H05B 37/02 ,  H01L 33/00
FI (4件):
H02M3/155 C ,  H02M3/145 B ,  H05B37/02 J ,  H01L33/00 J
Fターム (51件):
3K073AA16 ,  3K073AA63 ,  3K073AB01 ,  3K073BA09 ,  3K073CF10 ,  3K073CG10 ,  3K073CG13 ,  3K073CG45 ,  3K073CJ17 ,  5F041AA42 ,  5F041AA47 ,  5F041BB03 ,  5F041BB11 ,  5F041BB12 ,  5F041BB24 ,  5F041BB26 ,  5F041BB33 ,  5F041FF11 ,  5F141AA42 ,  5F141AA47 ,  5F141BB03 ,  5F141BB11 ,  5F141BB12 ,  5F141BB24 ,  5F141BB26 ,  5F141BB33 ,  5F141FF11 ,  5H730AA20 ,  5H730AS11 ,  5H730BB14 ,  5H730BB57 ,  5H730DD04 ,  5H730DD26 ,  5H730EE59 ,  5H730FD01 ,  5H730FD31 ,  5H730FD51 ,  5H730FG05 ,  5H730XC04 ,  5H730XX03 ,  5H730XX04 ,  5H730XX12 ,  5H730XX13 ,  5H730XX15 ,  5H730XX23 ,  5H730XX26 ,  5H730XX32 ,  5H730XX35 ,  5H730XX38 ,  5H730XX47 ,  5H730XX50

前のページに戻る