特許
J-GLOBAL ID:201203066015646693

フレキシブルで拡張可能なメモリアーキテクチャ

発明者:
出願人/特許権者:
代理人 (2件): 野村 泰久 ,  大菅 義之
公報種別:公表公報
出願番号(国際出願番号):特願2011-522055
公開番号(公開出願番号):特表2011-530736
出願日: 2009年08月04日
公開日(公表日): 2011年12月22日
要約:
メモリシステムアーキテクチャ、メモリモジュール、処理システムおよび方法が開示される。多様な実施形態では、メモリシステムアーキテクチャは、メモリデバイスに信号を通信するように構成されるソースを含む。少なくとも1つのメモリキューブが、複数の通信路を有する通信リンクによってソースに結合されてもよい。メモリキューブは、ソースとメモリデバイスの間で信号を選択的に通信するルーティングスイッチに動作可能に結合されるメモリデバイスを含んでもよい。【選択図】図1
請求項(抜粋):
通信リンクによってソースに結合された少なくとも1つのメモリキューブであって、前記少なくとも1つのメモリキューブが、前記ソースと動作中のメモリデバイスとの間で前記信号を選択的に通信するルーティングスイッチに動作可能に結合された前記メモリデバイスの少なくとも一部を含む前記少なくとも1つのメモリキューブを備える、 メモリシステム。
IPC (1件):
G06F 13/16
FI (1件):
G06F13/16 510A
Fターム (1件):
5B060MB02
引用特許:
審査官引用 (2件)

前のページに戻る