特許
J-GLOBAL ID:201203081193148760
パワーオンリセット回路
発明者:
,
,
出願人/特許権者:
代理人 (3件):
久原 健太郎
, 内野 則彰
, 木村 信行
公報種別:公開公報
出願番号(国際出願番号):特願2010-251056
公開番号(公開出願番号):特開2012-105007
出願日: 2010年11月09日
公開日(公表日): 2012年05月31日
要約:
【課題】面積の小さいパワーオンリセット回路を提供する。【解決手段】電源端子と接地端子との間に設けられる容量及び電流源と、容量と電流源の接続点を入力端子に接続するインバータと、を備えたパワーオンリセット回路に、電源電圧の立ち上がりを検出すると、容量をディスチャージするディスチャージ回路を設けた。ディスチャージ回路は、容量と電流源を備えているが、この容量の容量値は小さくて良いので、パワーオンリセット回路の面積が小さくなる。【選択図】図1
請求項(抜粋):
電源端子と接地端子との間に設けられる第一容量及び第一電流源と、
前記電源端子と前記接地端子との間に設けられる第二容量及び第二電流源と、
前記第一容量の容量カップリングにより、電源電圧の立ち上がりを検出すると、前記第二容量をディスチャージするディスチャージ回路と、
を備えることを特徴とするパワーオンリセット回路。
IPC (1件):
FI (1件):
Fターム (7件):
5J055AX49
, 5J055AX57
, 5J055BX41
, 5J055DX01
, 5J055EY10
, 5J055EZ03
, 5J055GX01
前のページに戻る