特許
J-GLOBAL ID:201203087640940726

0〜10V/DALI統合型の減光インタフェース回路

発明者:
出願人/特許権者:
代理人 (3件): 荒川 聡志 ,  小倉 博 ,  黒川 俊久
公報種別:公表公報
出願番号(国際出願番号):特願2011-533208
公開番号(公開出願番号):特表2012-507116
出願日: 2009年09月22日
公開日(公表日): 2012年03月22日
要約:
【課題】0〜10V/DALI統合型の減光インタフェース回路を提供すること。【解決手段】安定器へのパワーオフ前に保存された制御状態情報及びインタフェース回路が安定器回路向けに受け取った制御情報の関数としたランプ安定器のDALIとアナログの制御状態間での切り替えを容易にするシステム及び方法を開示する。このインタフェース回路には脱極性回路を結合させており、これによりインタフェース回路内の誤配線保護回路に結合させた2本の制御ワイヤの極性によらず整流器回路の両端で一貫した極性が保証される。この方式により単一のインタフェース回路によって、インタフェース回路に結合させた壁面装着式制御器がアナログタイプの制御器かDALIタイプの制御器かによらずに照明デバイスを減光できるようなデュアル0〜10Vアナログ/DALI制御が提供され、これによりDALIタイプとアナログタイプの制御器間で切替えるときに照明デバイスに結合された安定器回路をスイッチアウトする必要性が緩和される。【選択図】図1A
請求項(抜粋):
電流調節器及び電圧調節器に結合された分離用インバータ回路と、 前記分離用インバータ回路、電流調節器及び電圧調節器に結合されたマイクロコントローラと、 前記分離用インバータ回路と誘導性に結合させた整流器回路における所望の極性を保証している脱極性回路と、 を備えるデュアル制御アナログ/DALIインタフェース回路。
IPC (1件):
H05B 37/02
FI (2件):
H05B37/02 B ,  H05B37/02 J
Fターム (15件):
3K073AA47 ,  3K073AA52 ,  3K073AA73 ,  3K073AA82 ,  3K073AA92 ,  3K073AB02 ,  3K073AB03 ,  3K073AB06 ,  3K073BA01 ,  3K073CB01 ,  3K073CE06 ,  3K073CF18 ,  3K073CJ05 ,  3K073CJ11 ,  3K073CK03
引用特許:
出願人引用 (9件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る