文献
J-GLOBAL ID:201302201264087392   整理番号:13A0350790

チップ・PCBの階層構造を用いた電力供給雑音のADCへの影響低減に向けたオンチップ設計法

On-chip Design Techniques for Reducing Power Supply Noise Effects on ADC with Chip-PCB Hierarchical Structure
著者 (3件):
資料名:
巻: 2012  ページ: 549-553  発行年: 2012年 
JST資料番号: E0041A  ISSN: 2158-110X  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
電力供給回路雑音(PSN)がAD変換器に与える影響を低減する方法を提案した。AD変換器内部のコンパレータはPSNの影響を最も受け易いことから,コンパレータの2つの入力ポートのインピーダンスを雑音低減目標の周波数で等しくなるように設計することによりPSNの差動電圧を低減する。入力インピーダンスはチップ・PCBのボンディングワイヤのインダクタンスで調整する。この方法は電力供給回路にデカップリングキャパシタやEGB構造を用いる方法よりも安価で小型である。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  雑音理論 

前のページに戻る