文献
J-GLOBAL ID:201302292412478431   整理番号:13A1268723

ディジタル/アナログ混載 プログラマブルIC PSoC3を活用 PLDの消費を抑える多機能ALU「データパス」の機能を知る

著者 (1件):
資料名:
巻: 50  号:ページ: 211-217  発行年: 2013年05月01日 
JST資料番号: L3911A  ISSN: 0040-9413  資料種別: 逐次刊行物 (A)
記事区分: 短報  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
Universal Digital Block(UDB)に含まれるデータパスについて解説した。各UDBの中にはデータバスが一つずつ入っており,組み込みで比較的よく使われる計算・機能があらかじめ用意され,シングルサイクルで実行できるようになっている。これによって,より効率的にタイマ/カウンタ/PWM/シフト/デッドバンド・ジェネレータなどをPLDに実装できる。データバスの心臓部分とも言えるのが,8ビット・シングル・サイクルALUと,その周辺です。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置  ,  混成集積回路 

前のページに戻る