特許
J-GLOBAL ID:201303023769050971

半導体集積回路装置及びそれを用いたシステム

発明者:
出願人/特許権者:
代理人 (1件): 家入 健
公報種別:公開公報
出願番号(国際出願番号):特願2012-074815
公開番号(公開出願番号):特開2013-206149
出願日: 2012年03月28日
公開日(公表日): 2013年10月07日
要約:
【課題】リセット用の外部端子を有しない場合、パワーオンリセット回路が故障或いは動作不安定であると、リセット動作が行われず、信頼性が低下する。【解決手段】半導体集積回路装置1は、シリアルにデータを受ける通信回路4と、シリアルに供給されるデータに特定のパターンが含まれているか否かを検出する検出回路3が設けられている。検出回路3は、特定のパターンを検出すると、内部回路11をリセットするためのリセット信号を形成する。【選択図】図1
請求項(抜粋):
内部回路と、 クロック信号に同期して供給されるシリアルデータに、第1パターンが含まれているか否かを検出し、前記第1パターンの検出に応答して、前記内部回路をリセットするリセット信号を形成する検出回路と を具備する半導体集積回路装置。
IPC (1件):
G06F 1/24
FI (1件):
G06F1/00 351
Fターム (5件):
5B054BB01 ,  5B054BB05 ,  5B054CC01 ,  5B054DD07 ,  5B054DD15

前のページに戻る