特許
J-GLOBAL ID:201303025935558132

電源回路

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人 谷・阿部特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2012-074731
公開番号(公開出願番号):特開2013-206142
出願日: 2012年03月28日
公開日(公表日): 2013年10月07日
要約:
【課題】短絡時に、入力電圧が高くても出力トランジスタの電力を小さくして発熱を抑え、出力トランジスタの破壊を防ぐことができる電源回路を提供すること。【解決手段】出力トランジスタM1を有し、入力電圧VINを降圧して出力電圧VOUTを出力する電圧生成部と、出力トランジスタM1に流れる出力電流IOUTを監視して出力電流IOUTが上限値IMAXに達したときに、出力電流IOUTが上限値IMAXを超えないように制限する出力電流制限部と、入力電圧VINが大きくなったときに上限値IMAXを小さくし、入力電圧VINが小さくなったときに上限値IMAXを大きくする上限値設定部とを備える。【選択図】図2
請求項(抜粋):
出力トランジスタを有し、入力電圧を降圧して出力電圧を出力する電圧生成部と、 前記出力トランジスタに流れる出力電流を監視して前記出力電流が上限値に達したときに、前記出力電流が前記上限値を超えないように制限する出力電流制限部と、 前記入力電圧が大きくなったときに前記上限値を小さくし、前記入力電圧が小さくなったときに前記上限値を大きくする上限値設定部と、 を備えたことを特徴とする電源回路。
IPC (1件):
G05F 1/56
FI (1件):
G05F1/56 320S
Fターム (12件):
5H430BB01 ,  5H430BB09 ,  5H430BB11 ,  5H430EE04 ,  5H430EE13 ,  5H430FF02 ,  5H430FF08 ,  5H430FF13 ,  5H430GG08 ,  5H430GG11 ,  5H430GG17 ,  5H430HH03

前のページに戻る