特許
J-GLOBAL ID:201303043535870968

コンパレータ、それを用いたオシレータ、DC/DCコンバータの制御回路、DC/DCコンバータ、電子機器

発明者:
出願人/特許権者:
代理人 (2件): 森下 賢樹 ,  真家 大樹
公報種別:公開公報
出願番号(国際出願番号):特願2012-012362
公開番号(公開出願番号):特開2013-153288
出願日: 2012年01月24日
公開日(公表日): 2013年08月08日
要約:
【課題】動作電流の増大を抑制しつつ、高速な電圧比較が可能なコンパレータを提供する。【解決手段】差動対102は、それぞれの制御端子が第1入力端子P1、第2入力端子P2と接続される第1入力トランジスタMi1、第2入力トランジスタMi2を含む。テイル電流源104は、差動対102にテイル電流Itを供給する。負荷回路106は、第1入力トランジスタMi1、第2入力トランジスタMi2と接続される。テイル電流源104は、第1入力電圧Vi1に応じて、第1入力電圧Vi1が第2入力電圧Vi2に近づくにしたがい、テイル電流Itを増大させる。【選択図】図3
請求項(抜粋):
第1入力電圧と第2入力電圧を比較し、比較結果に応じた比較出力を生成するコンパレータであって、 前記第1、第2入力電圧をそれぞれ受ける第1、第2入力端子と、 それぞれの制御端子が、前記第1、第2入力端子と接続される第1、第2入力トランジスタを含む差動対と、 前記差動対にテイル電流を供給するテイル電流源と、 前記第1、第2入力トランジスタと接続される負荷回路と、 を備え、 前記テイル電流源は、前記第1入力電圧に応じて、前記第1入力電圧が前記第2入力電圧に近づくにしたがい、前記テイル電流を増大させることを特徴とするコンパレータ。
IPC (2件):
H03K 5/08 ,  H03K 7/08
FI (2件):
H03K5/08 E ,  H03K7/08 D
Fターム (8件):
5J039DA09 ,  5J039KK05 ,  5J039KK10 ,  5J039KK16 ,  5J039KK18 ,  5J039MM03 ,  5J039MM04 ,  5J039NN01
引用特許:
出願人引用 (4件)
  • 連続時間比較器のための動的バイアス回路
    公報種別:公開公報   出願番号:特願2003-099258   出願人:ディアローク・セミコンダクター・ゲーエムベーハー
  • コンパレータ回路
    公報種別:公開公報   出願番号:特願2001-011640   出願人:富士電機株式会社
  • 適応制御回路
    公報種別:公開公報   出願番号:特願2001-121420   出願人:ナノパワーソリューション株式会社
全件表示
審査官引用 (4件)
  • 連続時間比較器のための動的バイアス回路
    公報種別:公開公報   出願番号:特願2003-099258   出願人:ディアローク・セミコンダクター・ゲーエムベーハー
  • コンパレータ回路
    公報種別:公開公報   出願番号:特願2001-011640   出願人:富士電機株式会社
  • 適応制御回路
    公報種別:公開公報   出願番号:特願2001-121420   出願人:ナノパワーソリューション株式会社
全件表示

前のページに戻る