特許
J-GLOBAL ID:201303091448174747
撮像装置
発明者:
出願人/特許権者:
代理人 (2件):
古谷 史旺
, 森 俊秀
公報種別:公開公報
出願番号(国際出願番号):特願2012-081023
公開番号(公開出願番号):特開2013-211715
出願日: 2012年03月30日
公開日(公表日): 2013年10月10日
要約:
【課題】 複数の画像処理回路に跨った処理をより効率的に実行する。【解決手段】 撮像装置は、撮像部と、第1画像処理回路および第2画像処理回路と、第1画像処理回路に接続された第1メモリと、第2画像処理回路に接続された第2メモリと、第1画像処理回路および第2画像処理回路を接続するバスとを備える。第1画像処理回路および第2画像処理回路はそれぞれアドレス空間を有し、各々のアドレス空間にはいずれも第1メモリおよび第2メモリがマップされている。【選択図】 図1
請求項(抜粋):
被写体の像を撮像した画像のデータを出力する撮像部と、
前記画像のデータに画像処理を施す第1画像処理回路と、
前記第1画像処理回路に接続された第1メモリと、
前記画像のデータに画像処理を施す第2画像処理回路と、
前記第2画像処理回路に接続された第2メモリと、
前記第1画像処理回路および前記第2画像処理回路を接続するバスと、を備え、
前記第1画像処理回路および前記第2画像処理回路はそれぞれアドレス空間を有し、各々の前記アドレス空間にはいずれも前記第1メモリおよび前記第2メモリがマップされている撮像装置。
IPC (3件):
H04N 5/232
, H04N 5/225
, H04N 5/92
FI (3件):
H04N5/232 Z
, H04N5/225 F
, H04N5/92 H
Fターム (21件):
5C053FA08
, 5C053FA23
, 5C053FA27
, 5C053GB08
, 5C053GB11
, 5C053GB36
, 5C053GB40
, 5C053JA01
, 5C053LA02
, 5C053LA06
, 5C122DA03
, 5C122DA04
, 5C122EA68
, 5C122FB03
, 5C122FC01
, 5C122FC02
, 5C122FG14
, 5C122FH01
, 5C122HA63
, 5C122HA68
, 5C122HB03
前のページに戻る