特許
J-GLOBAL ID:201403000435254115

ダイナミックコンパレータのためのオフセット電圧補正回路とそれを用いたダイナミックコンパレータ回路

発明者:
出願人/特許権者:
代理人 (3件): 山田 卓二 ,  田中 光雄 ,  川端 純市
公報種別:特許公報
出願番号(国際出願番号):特願2012-047754
公開番号(公開出願番号):特開2013-183399
特許番号:特許第5417470号
出願日: 2012年03月05日
公開日(公表日): 2013年09月12日
請求項(抜粋):
【請求項1】 ラッチを有するダイナミックコンパレータのためのオフセット電圧補正回路において、 上記ダイナミックコンパレータの1対の差動出力端子又は1対の差動内部ノードにそれぞれ接続され、互いに接続された複数の遅延素子をそれぞれ備えた1対の遅延素子回路と、 上記1対の遅延素子回路の各遅延素子を動作させて上記ダイナミックコンパレータから動作電流を引き抜くことにより、上記ダイナミックコンパレータのオフセット電圧を補正し、動作する上記1対の遅延素子回路の遅延素子の数を変化させることにより、上記ダイナミックコンパレータのオフセット電圧を変化させる制御回路とを備えたことを特徴とするダイナミックコンパレータのためのオフセット電圧補正回路。
IPC (1件):
H03K 5/08 ( 200 6.01)
FI (1件):
H03K 5/08 E
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る