特許
J-GLOBAL ID:201403019831589793

発光素子の制御回路

発明者:
出願人/特許権者:
代理人 (2件): 須藤 克彦 ,  鎌田 康秀
公報種別:公開公報
出願番号(国際出願番号):特願2012-150589
公開番号(公開出願番号):特開2014-013822
出願日: 2012年07月04日
公開日(公表日): 2014年01月23日
要約:
【課題】トライアックのデューティ比が小さい場合でも、発光素子の適正な調光を行うことができ、電流の変動による発光素子のちらつきを抑制した発光素子の制御回路を提供する。【解決手段】制御回路100Aは、トライアック10、整流回路11、基準電圧発生回路120、比較器13、RSフリップフロップ14、スイッチング素子15、電流検出用の抵抗R0、絶縁トランス16を含んで構成される。基準電圧発生回路120は、整流電圧Vrcを分圧した第1の基準電圧Vref1を発生する第1の基準電圧発生回路12A、整流電圧Vrcの振幅に依存しない一定の振幅を有する第2の基準電圧Vref2を発生する第2の基準電圧発生回路12B、及び第1の基準電圧Vref1と第2の基準電圧Vref2の大きい方を基準電圧Vrefとして出力する基準電圧選択回路12Cを含んで構成される。【選択図】図1
請求項(抜粋):
発光素子の制御回路であって、 調光器を介して導通角が制御された交流電圧を全波整流する整流回路と、 スイッチング素子と、 基準電圧を発生する基準電圧発生回路と、 前記整流回路によって整流された整流電圧を受けて前記発光素子に流れる電流に応じた比較電圧と前記基準電圧とを比較する第1の比較器と、 トリガパルスに応じてセットされ、前記第1の比較器の比較結果に応じてリセットされる出力電圧を出力し、当該出力電圧に応じて前記スイッチング素子のスイッチングを制御する順序回路と、を備え、 前記基準電圧発生回路は、前記整流電圧を分圧してなる第1の基準電圧を生成する第1の基準電圧発生回路と、前記整流電圧の振幅に依存しない一定の振幅を有する第2の基準電圧を前記調光器の導通期間内に発生する第2の基準電圧発生回路と、前記第1の基準電圧と前記第2の基準電圧の大きい方を前記基準電圧として出力する基準電圧選択回路と、を備えることを特徴とする発光素子の制御回路。
IPC (1件):
H01L 33/00
FI (1件):
H01L33/00 J
Fターム (10件):
5F141AA09 ,  5F141BB03 ,  5F141BB09 ,  5F141BB12 ,  5F141BB13 ,  5F141BB22 ,  5F141BB23 ,  5F141BB25 ,  5F141BB26 ,  5F141BB27

前のページに戻る