特許
J-GLOBAL ID:201403041624875927

再構成可能デバイス、及びそれを備えた画像形成装置

発明者:
出願人/特許権者:
代理人 (1件): 根本 恵司
公報種別:公開公報
出願番号(国際出願番号):特願2013-020748
公開番号(公開出願番号):特開2014-154935
出願日: 2013年02月05日
公開日(公表日): 2014年08月25日
要約:
【課題】パーシャルリコンフィグ可能な再構成可能デバイスにより画像データ処理を実行するときのソフトウェア制御を、ASICで画像データ処理を実行する場合のソフトウェア制御から極力変更せずに実現する。【解決手段】第2のリコンフィグ用ブロック83は、CPUI/F91、レジスタ92〜95、リコンフィグ制御部96、テーブル設定部97、リコンフィグ領域98を備えている。回路規模を要するテーブルデータは外部のメインメモリなどに格納される。外部のCPUより起動命令が入力されると、リコンフィグ制御部96はリコンフィグ領域98に回路をリコンフィグする。リコンフィグが完了すると、リコンフィグ制御部96はテーブル設定部97にテーブル設定を指示する。テーブル設定部97はテーブル設定の指示を受け、外部に格納されたテーブルデータを設定する。【選択図】図6
請求項(抜粋):
パーシャルリコンフィグ可能なリコンフィグ領域を有するリコンフィグ用ブロックを備えた再構成可能デバイスであって、 前記リコンフィグ用ブロックは、画像データ処理要求の入力を検知する入力検知手段と、該入力検知手段による検知に基づいてリコンフィグを実行し、画像データ処理回路及び設定情報記憶エリアを構築するリコンフィグ手段と、前記設定情報記憶エリアに、外部の記憶部に保持されている設定情報を書き込む設定情報書込み手段と、リコンフィグ領域に設定された画像データ処理回路を起動する起動手段と、を有する再構成可能デバイス。
IPC (4件):
H03K 19/173 ,  G06T 1/20 ,  H04N 1/00 ,  G06F 9/38
FI (4件):
H03K19/173 101 ,  G06T1/20 Z ,  H04N1/00 C ,  G06F9/38 370C
Fターム (16件):
5B013DD03 ,  5B057AA11 ,  5B057CH18 ,  5C062AA05 ,  5C062AB17 ,  5C062AB22 ,  5C062AB41 ,  5C062AB42 ,  5C062AC02 ,  5C062AC21 ,  5C062AC22 ,  5C062AC48 ,  5J042BA01 ,  5J042CA17 ,  5J042CA20 ,  5J042DA04

前のページに戻る