特許
J-GLOBAL ID:201403060352813590
電源装置
発明者:
,
出願人/特許権者:
代理人 (1件):
宮園 博一
公報種別:公開公報
出願番号(国際出願番号):特願2012-203209
公開番号(公開出願番号):特開2014-060831
出願日: 2012年09月14日
公開日(公表日): 2014年04月03日
要約:
【課題】回路構成が複雑になるのを抑制しながら、スイッチ部の損失を抑制することが可能な電源装置を提供する。【解決手段】この電源装置10は、1次巻線12a、2次巻線12cおよび補助巻線12bを含むトランス12と、1次巻線12aに一方端子が接続されるとともに、制御用のゲート端子Gに補助巻線12bが接続され、トランス12の1次巻線12aに流れる電流量を調整するためのFET13とを備え、1次巻線12aに対する補助巻線12bの結合の度合いを示す結合係数を、1次巻線12aに対する2次巻線12cの結合の度合いを示す結合係数よりも小さくすることにより、FET13のゲート端子Gに入力される制御用の制御信号Vgを遅延させるように構成されている。【選択図】図3
請求項(抜粋):
1次巻線、2次巻線および補助巻線を含むトランスと、
前記1次巻線に一方端子が接続されるとともに、制御用の制御端子に前記補助巻線が接続され、前記トランスの1次巻線に流れる電流量を調整するためのスイッチ部と、
前記1次巻線に対する前記補助巻線の結合の度合いを示す結合係数を、前記1次巻線に対する前記2次巻線の結合の度合いを示す結合係数よりも小さくすることにより、前記スイッチ部の制御端子に入力される制御用の制御信号を遅延させる制御信号遅延部とを備える、電源装置。
IPC (1件):
FI (1件):
Fターム (12件):
5H730AA04
, 5H730AA14
, 5H730AS11
, 5H730BB43
, 5H730BB54
, 5H730BB95
, 5H730DD04
, 5H730EE02
, 5H730EE07
, 5H730FG01
, 5H730ZZ01
, 5H730ZZ16
前のページに戻る