特許
J-GLOBAL ID:201403061459576660

ΔΣADC回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:公開公報
出願番号(国際出願番号):特願2013-102908
公開番号(公開出願番号):特開2014-225729
出願日: 2013年05月15日
公開日(公表日): 2014年12月04日
要約:
【課題】低消費電流でS/N特性の改善を図ったΔΣADC回路を提供する。【解決手段】積分器を有する入力部10Aと、該入力部10Aの出力信号を量子化する量子化部20Aと、該量子化部20Aの出力信号を前記入力部に帰還させる第1の帰還部30Aとを有するΔΣADC回路において、前記第1の帰還部30Aの伝達関数を「α+(1-α)Z-1」とするとともに、前記入力部10Aの出力信号を前記積分器の入力側に帰還させるための伝達関数が「α(1-Z-1)」の第2の帰還部14Aを設け、かつ、前記「α」の値を0<α<1に設定した。【選択図】図1
請求項(抜粋):
積分器を有する入力部と、該入力部の出力信号を量子化する量子化部と、該量子化部の出力信号を前記入力部に帰還させる第1の帰還部とを有するΔΣADC回路において、 前記第1の帰還部の伝達関数を「α+(1-α)Z-1」とするとともに、前記入力部の出力信号を前記積分器の入力側に帰還させるための伝達関数が「α(1-Z-1)」の第2の帰還部を設け、かつ、前記「α」の値を0<α<1に設定したことを特徴とするΔΣADC回路。
IPC (1件):
H03M 3/02
FI (1件):
H03M3/02
Fターム (7件):
5J064AA01 ,  5J064BA03 ,  5J064BB02 ,  5J064BC06 ,  5J064BC10 ,  5J064BC13 ,  5J064BC16

前のページに戻る