特許
J-GLOBAL ID:201403072560431577

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人深見特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2012-221403
公開番号(公開出願番号):特開2014-074993
出願日: 2012年10月03日
公開日(公表日): 2014年04月24日
要約:
【課題】消費電力を低減することができる半導体装置を提供する。【解決手段】半導体装置101は、メモリアレイ#0(8_0)と、メモリアレイ#1(8_1)と、メモリアレイ#2(8_2)と、メモリアレイ#3(8_3)と、制御部50と、電源制御回路9とを備える。メモリアレイ#0〜メモリアレイ#3は、データを記憶する。メモリアレイ#0〜メモリアレイ#3内のデータは、書き込まれ、かつまだ読み出されていない場合には、有効なデータとなり、書き込まれ、かつ読み出された場合には、無効なデータとなる。電源制御回路9は、メモリアレイ#0〜メモリアレイ#3のそれぞれに別個に電源電圧を供給する。電源制御回路9は、メモリアレイ#0〜メモリアレイ#3のうち、有効なデータを記憶しているメモリアレイに電源電圧を供給し、有効なデータを記憶していないメモリアレイに電源電圧を供給しない。【選択図】図1
請求項(抜粋):
各々が、独立して電源電圧の供給が可能な複数のメモリアレイと、 前記複数のメモリアレイのうち、有効なデータを記憶し、かつ空き領域を有するメモリアレイに、外部から入力されたデータを書き込む制御部とを備えた半導体装置。
IPC (1件):
G06F 12/00
FI (2件):
G06F12/00 550E ,  G06F12/00 560A
Fターム (2件):
5B060AA14 ,  5B060AA20

前のページに戻る