特許
J-GLOBAL ID:201403088120643517

記憶制御装置

発明者:
出願人/特許権者:
代理人 (2件): 馬場 資博 ,  境 廣巳
公報種別:公開公報
出願番号(国際出願番号):特願2013-079415
公開番号(公開出願番号):特開2014-203287
出願日: 2013年04月05日
公開日(公表日): 2014年10月27日
要約:
【課題】アクセス性能が低下するという問題を解決すること。【解決手段】マスタデータを記憶するマスタデータ記憶領域と、マスタデータを更新する更新データを一時的に格納する一時データ記憶領域と、マスタデータを複製した複製データを記憶する複製データ記憶領域と、複製データを複製データ記憶領域に記憶するマスタデータ複製制御手段と、を備え、マスタデータの更新命令により、一時データ記憶領域に更新データを格納するとともに、その後、一時データ記憶領域に格納された更新データをマスタデータとしてマスタデータ記憶領域に記憶する一時データ記憶制御手段、を備える。【選択図】図29
請求項(抜粋):
マスタデータを記憶するマスタデータ記憶領域と、 前記マスタデータを更新する更新データを一時的に格納する一時データ記憶領域と、 前記マスタデータを複製した複製データを記憶する複製データ記憶領域と、 前記複製データを前記複製データ記憶領域に記憶するマスタデータ複製制御手段と、 を備え、 前記マスタデータの更新命令により、前記一時データ記憶領域に前記更新データを格納するとともに、その後、前記一時データ記憶領域に格納された前記更新データをマスタデータとして前記マスタデータ記憶領域に記憶する一時データ記憶制御手段、 を備える記憶制御装置。
IPC (1件):
G06F 12/00
FI (1件):
G06F12/00 531M

前のページに戻る