文献
J-GLOBAL ID:201502201021429479   整理番号:15A0937265

プログラマブルSoCのためのシステム設計環境におけるSW/HWインタフェース生成手法

A SW/HW Interface Implementation Method in the System Design Environment for Programmable SoCs
著者 (5件):
資料名:
巻: 115  号: 109(RECONF2015 1-31)  ページ: 73-78  発行年: 2015年06月12日 
JST資料番号: S0532B  ISSN: 0913-5685  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
近年の組込みシステムでは,プロセッサとFPGAを同一チップに集積したデバイスであるプログラマブルSoCが注目されている。プログラマブルSoC上で高品質なシステムを設計するには,ソフトウェアとハードウェア双方の開発知識が必要となるため,設計の難易度が高くなっている。そこで,我々はプログラマブルSoCのためのSW志向のシステム設計環境を開発している。本研究では,このシステム設計環境においてソフトウェアとハードウェア間のインタフェースを自動生成する手法を提案する。提案手法では,設計者から与えられた構成情報に基づいて,適切なインタフェースとインタフェースレイヤが生成される。ソフトウェアとハードウェアの双方で生成されるインタフェースレイヤは,システム実行時のタスクの要求に応じて,プロセッサ上のソフトウェアとFPGA上のハードウェアの間の効率的なデータ通信を実現する。評価実験により,プログラマブルSoCのための設計環境における提案手法の有用性を示す。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
専用演算制御装置  ,  半導体集積回路 
引用文献 (12件):
  • ARM社,”Cortex-A9 プロセッサ”. http://www.arm.com/ja/products/processors/cortex-a/cortex-a9.php
  • 東遼平,他,”ブログラマブル SoCのためのシステム設計環境の検討とSW-HWインタフェース生成手法の実装,”SLDM164,pp.1-6,2014.
  • Hideki Takase, et al., ”A Study of a Software-Centric System Design Environment for Programmable SoCs,” In Proc. of ITC-CSCC 2014, pp.737-740, 2014.
  • Xilinx 社, ”Zynq-7000 All Programmable SoC” http://japan.xilinx.com/content/xilinx/ja/products/silicon-devices/soc/zynq-7000.html
  • Shaila S Math, et al., ”Data transactions on system-on-chip bus using AXI4 protocol,” Recent Advancements in Electrical, Electronics and Control Engineering, pp.423-427, 2011.
もっと見る
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る