抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
近年の組込みシステムでは,プロセッサとFPGAを同一チップに集積したデバイスであるプログラマブルSoCが注目されている。プログラマブルSoC上で高品質なシステムを設計するには,ソフトウェアとハードウェア双方の開発知識が必要となるため,設計の難易度が高くなっている。そこで,我々はプログラマブルSoCのためのSW志向のシステム設計環境を開発している。本研究では,このシステム設計環境においてソフトウェアとハードウェア間のインタフェースを自動生成する手法を提案する。提案手法では,設計者から与えられた構成情報に基づいて,適切なインタフェースとインタフェースレイヤが生成される。ソフトウェアとハードウェアの双方で生成されるインタフェースレイヤは,システム実行時のタスクの要求に応じて,プロセッサ上のソフトウェアとFPGA上のハードウェアの間の効率的なデータ通信を実現する。評価実験により,プログラマブルSoCのための設計環境における提案手法の有用性を示す。(著者抄録)