文献
J-GLOBAL ID:201502247950289729   整理番号:14A1432637

TSPCに基づく4/5分周器による分割の設計【Powered by NICT】

Design of a Divided by 4/ 5 Prescaler Based on TSPC
著者 (4件):
資料名:
巻: 39  号:ページ: 33-37  発行年: 2014年 
JST資料番号: C2378A  ISSN: 1003-353X  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高速・低電力RF回路に無線センサネットワークのovergrowing需要については,高速,低電力4×5分割を用いたプリスケーラは高周波位相同期ループ(PLL)における応用のために設計した。真の単相クロック(TSPC)の動作原理の分析に基づいて,二つの主要な欠点を指摘し,対応する解は,デバイス物理学とプロセスを考慮して提案した。・高速・低電力集積4×5分割を用いたプリスケーラは,SMIC0 18μm標準CMOS技術で設計した。設計を改良TSPC回路に基づいており,高周波位相同期ループ(PLL)への応用のための配向した。統合プリスケーラのレイアウトを設計し,最適化した後,ポストシミュレーションは,その性能を検証するためのCadence Spectreを用いて行った。結果は,提案したプリスケーラの最大周波数は約1。8Vと3。4GHz DC電源であり,全電力損失はわずか約0 80mWであり,最適化統合プリスケーラの動作周波数が正弦波の0 2V入力信号で20MHzの2 5GHzの範囲であることを示した。,設計したプリスケーラは無線センサネットワークに適用した位相同期ループ(PLL)の高速・低電力損失要件を満たすことができた。Data from the ScienceChina, LCAS. Translated by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
発振回路  ,  半導体集積回路 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る