特許
J-GLOBAL ID:201503017682113484
調整可能な時間応答を有するディジタル・アナログ変換インタフェース回路
発明者:
,
,
出願人/特許権者:
代理人 (4件):
蔵田 昌俊
, 福原 淑弘
, 井関 守三
, 奥村 元宏
公報種別:特許公報
出願番号(国際出願番号):特願2013-186816
公開番号(公開出願番号):特開2014-039276
特許番号:特許第5752764号
出願日: 2013年09月09日
公開日(公表日): 2014年02月27日
請求項(抜粋):
【請求項1】 ディジタル信号を受信し、調整された信号を生成する時間応答調整回路と、
前記調整された信号を受信し、変調器信号を生成するために前記時間応答調整回路に接続された変調器と、
前記変調器信号を受信し、アナログ信号を生成するために前記変調器に接続されたフィルタと
を含み、
前記アナログ信号が前記時間応答調整回路によって修正される時間応答を有し、
前記時間応答調整回路が前記ディジタル信号の変化に対応するオーバードライブ・パルスを生成し、
前記オーバードライブ・パルスは、利用可能なヘッドルームにしたがってクリッピングされ、前記オーバードライブ・パルスの期間は、前記クリッピングの量に従って増加される、インタフェース回路。
IPC (1件):
FI (1件):
引用特許:
出願人引用 (11件)
全件表示
審査官引用 (14件)
全件表示
前のページに戻る